发表时间(jiān): 2021-07-28 15:15:48
作者: 成都朗(lǎng)锐芯科(kē)技发展有限公司
浏览:
全球半导体市(shì)场格(gé)局已成三足(zú)鼎(dǐng)立之(zhī)势,ASIC (Application Specific Integrated Circuits,专用集成电路)、ASSP(ApplicaTIon Specific Standard Parts,特殊应用标(biāo)准产品)、FPGA(Field Programmable Gate Array,现(xiàn)场(chǎng)可编程(chéng)门阵列)三分天下。
相较于ASIC和ASSP巨大的市场容量而言(yán),FPGA还只是一个小众市场。但是市(shì)场统计研究数据表明(míng),FPGA已(yǐ)经逐(zhú)步(bù)侵蚀ASIC和ASSP的传统(tǒng)市场,并处于快速增长阶段。
现阶段FPGA的应用不断(duàn)扩(kuò)展,从汽车(chē)、广播、计算机(jī)和(hé)存储、消(xiāo)费类、工业、医疗、军事、测试测量、无线(xiàn)和(hé)固网,应用领域正向各(gè)行各业渗透(tòu)。
根据器(qì)件(jiàn)发(fā)展历程以(yǐ)及市场应用(yòng)需求发展(zhǎn)趋势,FPGA今后仍然主要朝以下几大方(fāng)向发展:
第一,高密度、高(gāo)速度、宽频带(dài)、高保(bǎo)密;
第二,低电(diàn)压、低功耗(hào);
第(dì)三(sān),低成本、低价(jià)格;
第四,IP核(hé)复用、系统集成;
第五,动态可重构及(jí)单片集群(qún)。
FPGA设计中(zhōng)时钟信号的设计与处理(lǐ)是保证系统稳定工作(zuò)的重(chóng)要组成部分(fèn),随着FPGA器(qì)件规模的不断增(zēng)大(dà),集成度(dù)不断(duàn)提高,多时钟域(yù)管理(lǐ)、时钟延迟、时(shí)钟(zhōng)信号完整性和相位偏移等已成为(wéi)影响FPGA设计的关键(jiàn)因素
这些发展方向并不相互排斥(chì),成(chéng)都朗(lǎng)锐芯科技已经结合几种发展方向上的(de)特点,形成功能性能更强大的产品。